TY - CHAP U1 - Konferenzveröffentlichung A1 - Werner, Artur A1 - Moser, Patrick A1 - Mackensen, Elke ED - Schmidt, Lothar T1 - Implementierung von Softcore-Prozessoren und/oder weiteren IPs (Intellectual Property) in FPGAs T2 - Tagungsband zum Workshop der Multiprojekt-Chip-Gruppe Baden-Württemberg N2 - Die zunehmende Integration von kompletten Systemen auf einem Chip (System-on-Chip, SoC) erfordert auch immer die Integration einer Recheneinheit bzw. eines Prozessorkerns. Möchte man insbesondere Low-Power-SoC-Systeme entwickeln, z.B. drahtlose Sensor-SoC-Systeme für Anwendungen im Rahmen von Industrie 4.0, ist die Implementierung eines solchen Prozessorkerns mit hohen Herausforderungen verbunden. Prinzipiell können hierfür verschiedene Ansätze verfolgt werden, nämlich die Implementierung einer Hardcore Prozessor-IP (IP = Intellectual Property) oder einer Softcore-Prozessor-IP. Im vorliegenden Beitrag wird zunächst auf den derzeitigen Stand der Technik verfügbarer Hardcore- oder Softcore-Prozessoren unter den Randbedingungen der Low-Power-Anforderungen und der weiten Verbreitung des Cores in industriellen Anwendungen eingegangen. Schließlich werden die Ergebnisse der Implementierung und Evaluierung eines derzeit frei verfügbaren 16-bit MSP430-kompatiblen Softcore Prozessors auf einem Altera-Cyclon-FPGA vorgestellt. Aus den Ergebnissen wird ein entsprechendes Fazit für die Implementierung von Low-Power-SoC-Systeme gegeben. KW - FPGA KW - System-on-Chip KW - Soft- und Hardcore-Prozessoren KW - Intellectual Properties KW - Low-Power-SoC-Systeme KW - CRC KW - Wishbone Y1 - 2018 UR - https://nbn-resolving.org/urn:nbn:de:bsz:ofb1-opus4-60413 SN - 1868-9221 SS - 1868-9221 VL - 58 SP - 19 EP - 26 CY - Ulm ER -