Verifikation eines Mikrokontrollersystems durch Emulation auf FPGA und darauf folgende Synthese und Routing in einer 0,35 μm Technologie
- Einen neu entwickelter Prozessorkern FHOENIX gilt in ein Mikrocontrollersystem einzubinden. Das Mikrocontrollersystem ist als Haward Architektur ausgelegt. Alle verfügbare Peripheriemodule aus bestehenden Entwürfen sind an das neue Buskonzept anzupassen und durch Emulation zu verifizieren.
Document Type: | Conference Proceeding |
---|---|
Conference Type: | Konferenzartikel |
Zitierlink: | https://opus.hs-offenburg.de/10799 | Bibliografische Angaben |
Title (German): | Verifikation eines Mikrokontrollersystems durch Emulation auf FPGA und darauf folgende Synthese und Routing in einer 0,35 μm Technologie |
Conference: | Workshop der Multiprojekt Chip-Gruppe Baden-Württemberg (32 : Juli 2004 : Albstadt-Sigmaringen) |
Author: | Daniel Bau![]() ![]() |
Year of Publication: | 2004 |
Creating Corporation: | Fachhochschule Ulm |
Contributing Corporation: | MPC-Gruppe |
First Page: | 15 |
Last Page: | 19 |
Parent Title (German): | MPC-Workshop Juli 2004 |
Volume: | 32 |
ISSN: | 1862-7102 |
URL: | https://nbn-resolving.org/urn:nbn:de:bsz:ofb1-opus4-60026 |
Language: | German | Inhaltliche Informationen |
Institutes: | Fakultät Elektrotechnik, Medizintechnik und Informatik (EMI) (ab 04/2019) |
Collections of the Offenburg University: | Bibliografie |
Tag: | Emulation; Mikroelektronik; Mikrokontrollersystems; Synthese und Routing | Formale Angaben |
Open Access: | Open Access |
Bronze | |
Licence (German): | ![]() |