Der UMC 0.18 Design Flow am Beispiel eines PDA- Processor -IC s
- Im ASIC Design Center der Hochschule Offenburg wird ein Design Kit für die UMC 0.18μm Faraday Technologie aufbereitet. Dabei werden alle benötigten Dateien, welche für einen zunächst rein digitalen Chipentwurf unter Verwendung der Synopsys, Cadence und Mentor Tools benötigt werden, für den UMC 0.18μm Prozess zusammengestellt.
Document Type: | Conference Proceeding |
---|---|
Conference Type: | Konferenzartikel |
Zitierlink: | https://opus.hs-offenburg.de/351 | Bibliografische Angaben |
Title (German): | Der UMC 0.18 Design Flow am Beispiel eines PDA- Processor -IC s |
Conference: | 42. Workshop der Multiprojekt Chip-Gruppe Baden-Württemberg, Karlsruhe, 10. Juli 2009 |
Author: | Daniel BauGND, Dirk JansenStaff MemberGND |
Year of Publication: | 2009 |
Creating Corporation: | Hochschule Ulm |
First Page: | 25 |
Last Page: | 28 |
Parent Title (German): | Tagungsband zum Workshop der Multiprojekt Chip-Gruppe Baden-Württemberg |
Volume: | 42 |
ISSN: | 1862-7102 |
Language: | German | Inhaltliche Informationen |
Institutes: | Fakultät Elektrotechnik und Informationstechnik (E+I) (bis 03/2019) |
Institutes: | Bibliografie |
Journals: | Tagungsband zum Workshop der Multiprojekt Chip-Gruppe Baden-Württemberg | Formale Angaben |
Open Access: | Open Access |
Bronze | |
Licence (German): | Urheberrechtlich geschützt |
Opac ID: | Link zum Online-Katalog |
SWB-ID: | 1384711244 |