Entwicklung eines 16-Bit Mikroprozessor-Kernels mit Hilfe von VHDL
- Für die Implementation in ASIC's wurde ein kompakter Mikroprozessor-Kernel als Standardzellen-Makro entworfen. Durch konsequenten Einsatz von Hochsprachen und CAE-Werkzeugen (VHDL, Synthese) konnte ein vollständiges Design in nur vier Monaten durchgeführt werden. Der Prozessor wird in einem Testchip erprobt.
Document Type: | Conference Proceeding |
---|---|
Conference Type: | Konferenzartikel |
Zitierlink: | https://opus.hs-offenburg.de/8196 | Bibliografische Angaben |
Title (German): | Entwicklung eines 16-Bit Mikroprozessor-Kernels mit Hilfe von VHDL |
Conference: | 11. Workshop der Multiprojekt Chip-Gruppe Baden-Württemberg, Januar 1994, Ulm |
Author: | Fritz Zimpfer, Thomas Gieringer, Dirk JansenStaff MemberGND |
Year of Publication: | 1994 |
Creating Corporation: | Fachhochschule Ulm ; MPC |
First Page: | 65 |
Last Page: | 76 |
Article Number: | 4 |
Parent Title (German): | Tagungsband zum Workshop der Multiprojekt Chip-Gruppe Baden-Württemberg |
Volume: | 11 |
ISSN: | 1862-7102 |
URL: | https://nbn-resolving.org/urn:nbn:de:bsz:ofb1-opus4-59331 |
Language: | German | Inhaltliche Informationen |
Institutes: | Fakultät Elektrotechnik und Informationstechnik (E+I) (bis 03/2019) |
Institutes: | Bibliografie |
Journals: | Tagungsband zum Workshop der Multiprojekt Chip-Gruppe Baden-Württemberg |
Tag: | Mikroelektronik | Formale Angaben |
Open Access: | Open Access |
Bronze | |
Licence (German): | Urheberrechtlich geschützt |