Refine
Year of publication
Document Type
- Conference Proceeding (21)
- Contribution to a Periodical (14)
- Patent (10)
- Article (reviewed) (4)
- Article (unreviewed) (1)
Conference Type
- Konferenzartikel (19)
- Konferenz-Poster (1)
- Sonstiges (1)
Is part of the Bibliography
- yes (50)
Keywords
- Elektronische Pille (5)
- Medizintechnik (3)
- Mikroelektronik (2)
- Prozessor (2)
- RFID (2)
- ASIC-Design: Prozessorkern (1)
- Analyse (1)
- Angewandte Forschung (1)
- Antenne (1)
- Anwendungsspezifischer Prozessor (1)
- Applikation (1)
- Benchmark (1)
- Biomedizin (1)
- Direkt-Glukose-Brennstoffzelle (1)
- Doktorand (1)
- Energiequelle Körper (1)
- Entwicklung (1)
- FEM model (1)
- Formale Beschreibung (1)
- Glucose (1)
- Hardmakros (1)
- Integrierte Schaltung (1)
- Interdisziplinäre Forschung (1)
- Java (1)
- KleE (1)
- Kundenspezifische Schaltung (1)
- LCA-Microcontroller (1)
- Leistungsfähigkeit (1)
- Lottozahlengenerators (1)
- Medizintechnik; Elektronische Pille; ePille (1)
- Microelectronics (1)
- Mikroprozessorkernels (1)
- Pille (1)
- Pilotförderprojekt (1)
- Promotion (1)
- Prozessorentwicklung (1)
- RFID-Reader; TeleMed (1)
- SIRIUS (1)
- Schaltkreis (1)
- Schlatungen (1)
- Schnittstelle (1)
- Sensorsystem (1)
- Softcore (1)
- Stipendium (1)
- Struktur (1)
- Temperatur (1)
- Temperaturprofil (1)
- Thermologger (1)
- Zellbibliothek (1)
- active implantable medical devices (1)
- electronical pill (1)
- elektronische Pille (1)
- elektronischer Würfel (1)
- hermetic sealing (1)
- inductive transmission (1)
- longevity (1)
- low frequency (1)
- metallic housing (1)
- titanium (1)
Institute
Open Access
- Open Access (50) (remove)
Für die Implementation in ASIC's wurde ein kompakter Mikroprozessor-Kernel als Standardzellen-Makro entworfen. Durch konsequenten Einsatz von Hochsprachen und CAE-Werkzeugen (VHDL, Synthese) konnte ein vollständiges Design in nur vier Monaten durchgeführt werden. Der Prozessor wird in einem Testchip erprobt.
Formal Description of Inductive Air Interfaces Using Thévenin's Theorem and Numerical Analysis
(2014)
With the development of new integrated circuits to interface radio frequency identification protocols, inductive air interfaces have become more and more important. Near field communication is not only able to communicate, but also possible to transfer power wirelessly and to build up passive devices for logistical and medical applications. In this way, the power management on the transponder becomes more and more relevant. A designer has to optimize power consumption as well as energy harvesting from the magnetic field. This paper discusses a model with simple equations to improve transponder antenna matching. Furthermore, a new numerical analysis technique is presented to calculate the coupling factors, inductions, and magnetic fields of multiantenna systems.
An der Fachhochschule Offenburg wird der Design-Kit FHO_MTC_CMOS_035_v1.0 erstellt. Mit Hilfe dieses Kits lassen sich Designs in der AMI O.35 Mikrometer Technologie entwerfen. Alle durchgeführten Arbeiten werden durch den Entwurf eines Lottozahlengenerator-Chips verifiziert, der gefertigt wird. Damit sind alle wesentlichen Schritte bekannt, die für die Aufbereitung eines Design-Kits für beliebige Technologien für die Mentor-Tools erforderlich sind. Der Design-Kit wird für alle MPC-Mitglieder freigegen, die eine NDA für AMI bei Europractice unterzeichnet haben.
Die Fachhochschule Offenburg bietet den Studenten des Fachbereichs Nachrichtentechnik seit Ende 1990 das Wahlfach "Entwicklung integrierter Anwenderschaltkreise (ASIC)" an. Ziel des Wahlfachs ist es, den Studenten Grundkenntnisse im Entwurf eines ASIC's zu vermitteln, und wie im folgenden Beitrag aufgezeigt, die Möglichkeit zu bieten, den gesamten Entwurfszyklus von der Schaltungsentwicklung bis hin zur Fertigungsmaske zu durchlaufen.
There are some existing Java benchmarks, application benchmarks as well as micro benchmarks or mixture both of them,such as: Java Grande, Spec98, CaffeMark, HBech, etc. But none of them deal with behaviors of multi tasks operating systems. As a result, the achieved outputs are not satisfied for performance evaluation engineers. Behaviors of multi tasks operating systems are based on a schedule management which is employed in these systems. Different processes can have different priority to share the same resources. The time is measured by estimating from applications started to it is finished does not reflect the real time value which the system need for running those programs. New approach to this problem should be done. Having said that, in this paper we present a new Java benchmark, named FHOJ benchmark, which directly deals with multi tasks behaviors of a system. Our study shows that in some cases, results from FHOJ benchmark are far more reliable in comparison with some existing Java benchmarks.
Erstellen von Hardmakros und Aufbau einer Zellbibliothek unter Verwendung des ES2-Library-Kits
(1993)
Es wird eine Anleitung zur Erstellung von Hardmakros mit der Mentor-Graphics-Software gegeben. Die Hardmakros werden mit Standardzellen aus der ES2-Bibliothek der Firma EUROCHIP aufgebaut. Die Hardmakros werden in eine eigenständige Bibliothek abgelegt und können in neuen Chip-Designs verwendet werden.
Aktiver RFID-Sensor
(2008)
Das in Schramberg ansässige Unternehmen Schweizer Electronic, einer der großen europäischen Leiterplattenhersteller, hat sich ein neues Geschäftsfeld als Systemlieferant für mikroelektronische Geräte erschlossen. Gemeinsam mit dem Institut für Angewandte Forschung der Hochschule Offenburg und Siemens hat das Unternehmen einen Datenlogger mit einer ISO 15693 kompatiblen 13,56 MHz RFID-Luftschnittstelle zur Serienreife entwickelt. Die SEAGsens Temperaturmessgeräte aus der Vorserienproduktion haben die ersten Feldtests erfolgreich bestanden. Die Großserienproduktion wird noch in diesem Jahr anlaufen.
In dieser Arbeit wurde eine USB-Schnittstelle für ein bestehendes Mikrocontroller System FHOP realisiert. Im aktuellen Stand funktioniert das Design zuverlässig in Low Speed Konfiguration. Im Full Speed gibt es noch einige Schwierigkeiten, denn die Kommunikation bricht nach einigen Paket-Transfers zusammen. Durch das Emulieren des Designs auf FPGA wurde die Funktion nachgewiesen. Die nächste Aufgabe wird sein, die Hardware zu optimieren, damit das USB-Modul auch im Full Speed zuverlässig funktioniert. Zusätzlich wird die Software auf der PC Seite optimiert, um höhere Übertragungsraten zu erzielen.