Refine
Document Type
Conference Type
- Konferenzartikel (4)
Language
- German (7) (remove)
Has Fulltext
- yes (7)
Is part of the Bibliography
- yes (7) (remove)
Keywords
- ASIC-Design: Prozessorkern (1)
- Kundenspezifische Schaltung (1)
- Pille (1)
- Prozessor (1)
- Softcore (1)
- electronical pill (1)
- elektronische Pille (1)
Institute
Open Access
- Open Access (7)
- Bronze (4)
Auf dem Markt existiert eine Vielzahl an PDAs. Alle haben einen sehr hohen Funktionsumfang und übertreffen sich von Generation zu Generation und erfordern einen hohen Entwicklungsaufwand von ganzen Entwicklerteams.
Der in dieser Arbeit entwickelte PDA mit seiner Hard- und Software soll kein Konkurrenzprodukt darstellen, sondern aufzeigen, was mit hausinternen Mitteln der Hochschule Offenburg möglich ist und gegebenenfalls eine Benutzeroberfläche für bestehende oder noch kommende Projekte bilden.
Das hier entstandene Gerät ist im Akkumulator-Betrieb autonom und kann als eigenständiges System betrieben werden. Als Herzstück dient das Softcore SIRIUS Mikroprozessorsystem, das als VHDL-Modell in einem FPGA emuliert wird.
Zum Darstellen des grafischen Betriebsystems, welches speziell für dieses PDA entwickelt wurde, wird ein AMOLED-Display verwendet. Dieses besitzt ein Touchpanel, welches zur Steuerung des Systems genutzt wird. Softwareseitig sind Grundfunktionen zur Darstellung von Bildern und Texten entstanden, sowie Beispielanwendungen, die diese benutzen. Das grafische Betriebssystem ist modular und ermöglicht die direkte Weiterentwicklung von Anwendungen für das System.
Das Institut für Angewandte Forschung (IAF) der Hochschule Offenburg ist seit mehr als 3 Jahren an der Entwicklung einer elektronischen Pille engagiert, die die bisher übliche chemische Freisetzung von Medikamenten im Darm durch eine gesteuerte, über Telemetrie ausgelöste Freisetzung ersetzen soll Damit lassen sich Therapien durchführen und Medikamente verwenden, die in der klassischen Form nicht möglich sind.
Im Institut für Angewandte Forschung (IAF) der Hochschule Offenburg, im ASIC-Design-Center wird seit Jahren an einem Softcore, genannt SIRIUS (Small Imprint Risc for ubi quitions System), entwickelt, der sich inzwischen in drei Familienmitglieder aufteilt: SIRIUS-TINY mit einer internen 16-bit-Struktur und einem 16-bit-Adressraum als kleinen Bruder, dem SIRIUS-JANUS mit einer internen 32-bit-Struktur, aber einem 16-bit-Bus-System, das es erlaubt den 32-bit-Adressraum zu nutzen, und dem großen Bruder, dem SIRIUS-HULK der sowohl intern als auch extern über eine 32-bit-Struktur verfügt, zusätzlich einen 32-bit-Divider enthält und auf den Speicher über einen dualen Cache zugreift.
ASIC-Bausteine enthalten heute für die Umsetzung von programmierbaren Funktionen sogenannte Prozessorkerne, die in einer Entwurfssprache wie VHDL oder Verilog beschrieben und mit Synthesetools auf eine gewünschte Zieltechnologie abgebildet werden können. An der Hochschule Offenburg wurde in den letzten Jahren der Prozessorkern SIRIUS entworfen [1] und inzwischen so weit ausgereift, dass er in unterschiedlichen Projekten erfolgreich implementiert werden kann. In der Zieltechnologie AMI 0,35 ist er z.B. in dem ePillen-Chip enthalten. Als Softcore kann er auch mit gleicher Funktionalität in einem FPGA implementiert werden.
Im ASIC Design Center der Hochschule Offenburg wird ein Design Kit für die UMC 0.18μm Faraday Technologie aufbereitet. Dabei werden alle benötigten Dateien, welche für einen zunächst rein digitalen Chipentwurf unter Verwendung der Synopsys, Cadence und Mentor Tools benötigt werden, für den UMC 0.18μm Prozess zusammengestellt.