Einen neu entwickelter Prozessorkern FHOENIX gilt in ein Mikrocontrollersystem einzubinden. Das Mikrocontrollersystem ist als Haward Architektur ausgelegt. Alle verfügbare Peripheriemodule aus bestehenden Entwürfen sind an das neue Buskonzept anzupassen und durch Emulation zu verifizieren.
Ziel dieses Projektes ist es, unter Verwendung von VHDL ein Modul zum Betrieb des I²C-Busses zu realisieren. In Zusammenspiel mit dem Mikrokontrollersystem FHOP soll die I²C-Schnittstelle ansteuerbar sein und seriell Daten mit einem EEPROM austauschen.