Refine
Year of publication
- 2009 (74) (remove)
Document Type
- Contribution to a Periodical (26)
- Article (unreviewed) (14)
- Conference Proceeding (11)
- Book (8)
- Part of a Book (6)
- Periodical Part (4)
- Patent (3)
- Report (1)
- Study Thesis (1)
Conference Type
- Konferenzartikel (8)
- Konferenzband (2)
- Sonstiges (1)
Language
- German (74) (remove)
Keywords
- E-Learning (3)
- Offenburg / Fachhochschule (3)
- Bioakustik (2)
- Mikroelektronik (2)
- 2D-Ortung (1)
- 3D-Ortung (1)
- ASIC-Design: Prozessorkern (1)
- Abwärmenutzung (1)
- Akustik (1)
- Angewandte Forschung (1)
Institute
- Fakultät Maschinenbau und Verfahrenstechnik (M+V) (26)
- Fakultät Medien und Informationswesen (M+I) (bis 21.04.2021) (19)
- Fakultät Elektrotechnik und Informationstechnik (E+I) (bis 03/2019) (18)
- Fakultät Wirtschaft (W) (4)
- Rektorat/Verwaltung (2)
- CRT - Campus Research & Transfer (1)
- Zentrale Einrichtungen (1)
Open Access
- Open Access (40)
- Closed Access (12)
- Bronze (8)
- Closed (1)
Die vorliegende Erfindung betrifft ein Verfahren zur Laufzeitmessung mittels Ultraschall, bei dem ein komplexes Sendesignal erzeugt wird, mit dem zumindest ein Ultraschallsender durch Aussenden eines Ultraschallpulses angesteuert wird. Mit zumindest einem Ultraschallempfänger wird der Ultraschallpuls nach Durchlaufen einer Übertragungsstrecke empfangen und in ein komplexes Empfangssignal gewandelt. Das komplexe Empfangssignal wird mit dem komplexen Sendesignal korreliert, um ein komplexes Korrelationssignal zu erhalten. Das Korrelationssignal wird nicht nur nach Betrag, sondern auch nach Phase ausgewertet, um eine Laufzeit des Ultraschalls auf der Übertragungsstrecke zu bestimmen. Auf diese Weise wird zum einen eine höhere Genauigkeit der Laufzeitmessung erreicht, zum anderen beeinflussen andere akustische Laufwege des Ultraschallpulses die Messgenauigkeit nicht, so dass nur geringe Anforderungen an die Qualität der akustischen Übertragungsstrecke gestellt werden müssen.
Die Logistikforschung unterstützt das Logistikmanagement in der Praxis, analysiert die Logistik in Umfang und Bedeutung für die Wirtschaft und schafft ein grundlegendes Selbstverständnis der Logistiker. In der vorliegenden Festschrift für Professor Peter Klaus werden wichtige Forschungsergebnisse der Nürnberger Logistikforschung zusammengestellt. Ehemalige Doktoranden und Habilitanden von Peter Klaus reflektieren ihre jeweiligen Forschungsarbeiten vor dem Hintergrund aktueller Entwicklungen und ihrer Praxissicht. Das Spektrum der Beiträge reicht von Studien zur Quantifizierung von Logistikaktivitäten und Logistikmärkten über Konzepte für das Management von Logistikunternehmen bis zum Einsatz unterstützender Technologien in der Logistik.
Im Fahrzeug stehen große Wärmeströme zur Verfügung, die nicht genutzt werden. Die Energie des Abgases weist gegenüber der des Motor/Kühlsystems eine wesentlich höhere Arbeitsfähigkeit auf. Untersuchungen zielen dahin, diese thermische Energie zum Beispiel mithilfe eines thermoelektrischen Generators wieder in das System einzukoppeln und als Energiequelle für Verbraucher zu nutzen.
Grundkurs Regelungstechnik
(2009)
Komprimierte, mathematisch ausgerichtete Einführung in Grundlagen der Regelungstechnik für Studierende der Ingenieurwissenschaften an Fachhochschulen und Universitäten. Neuausgabe von "Kompaktkurs Regelungstechnik" (ID 17/02), die um ca. 50 Seiten erweitert (Abschnitt über betriebliche Systeme) und durchgehend aktualisiert wurde. Ist jetzt auf Bachelorstudiengänge ausgerichtet und enthält zahlreiche Übungsaufgaben und durchgerechnete Beispiele. Die alte Ausgabe sollte ersetzt werden.
Der Cache-Speicher für den Softprozessor SIRIUS ist ein 4-fach assoziativer Cache-Speicher, der mit einem DDR-Interface auf einen externen Speicher zugreifen kann. Er verwaltet und beschleunigt Zugriffe vom Prozessor auf diesen Speicher. Der Cache-Speicher arbeitet intern mit 32 Bit und der doppelten Prozessortaktfrequenz und ermöglicht Systeme mit größeren Speicheranforderungen ohne signifikante Performanceverluste. Der Cache-Speicher wurde mit der Hardwarebeschreibungssprache VHDL erstellt und mit dem bestehenden Mikrocontrollersystem verbunden.
Das Gesamtsystem wurde zunächst simuliert und anschließend mit dem Cyclone III FPGA Starter Kit von Altera, welches ein 32 MB DDR-RAM-Modul zur Verfügung stellt, durch Ausführen eines Testprogramms erfolgreich verifiziert. Für den kompletten Cache-Speicher werden inklusive der Pins für den externen Oszillator und des Reset-Tasters 3805 Logik-Zellen, 27 M9K-Blöcke, 44 Pins und eine PLL benötigt.
Kreativität im Management
(2009)