Refine
Year of publication
- 2009 (23) (remove)
Document Type
- Conference Proceeding (23) (remove)
Conference Type
- Konferenzartikel (17)
- Konferenz-Poster (3)
- Sonstiges (3)
- Konferenz-Abstract (1)
Is part of the Bibliography
- yes (23) (remove)
Keywords
- 3D User Interface (1)
- Android (1)
- Flashcards (1)
- Flugregelung (1)
- Flugzeugsteuerwerk (1)
- Gyroskop (1)
- Haustechnik (1)
- Hubschrauber (1)
- Höhensensor (1)
- Intelligentes Stromnetz (1)
Institute
Open Access
- Open Access (12)
- Closed Access (9)
- Bronze (6)
- Closed (2)
There are additional long-term effects which also change the micro-structure of the polymer network and consequently the effective number of polymer chains in the material. These effects are summarized by ageing processes and will be used in the following to explain the basic assumptions of the model which can be generalized to simulate the viscous behaviour of the material. An implementation of these concepts into FEM codes is straightforward and has been carried out to the solver ABAQUS, Baaser & Ziegler (2006), Baaser et al. (2009).
Der Cache-Speicher für den Softprozessor SIRIUS ist ein 4-fach assoziativer Cache-Speicher, der mit einem DDR-Interface auf einen externen Speicher zugreifen kann. Er verwaltet und beschleunigt Zugriffe vom Prozessor auf diesen Speicher. Der Cache-Speicher arbeitet intern mit 32 Bit und der doppelten Prozessortaktfrequenz und ermöglicht Systeme mit größeren Speicheranforderungen ohne signifikante Performanceverluste. Der Cache-Speicher wurde mit der Hardwarebeschreibungssprache VHDL erstellt und mit dem bestehenden Mikrocontrollersystem verbunden.
Das Gesamtsystem wurde zunächst simuliert und anschließend mit dem Cyclone III FPGA Starter Kit von Altera, welches ein 32 MB DDR-RAM-Modul zur Verfügung stellt, durch Ausführen eines Testprogramms erfolgreich verifiziert. Für den kompletten Cache-Speicher werden inklusive der Pins für den externen Oszillator und des Reset-Tasters 3805 Logik-Zellen, 27 M9K-Blöcke, 44 Pins und eine PLL benötigt.