Verifikation eines Mikrokontrollersystems durch Emulation auf FPGA und darauf folgende Synthese und Routing in einer 0,35 µm Technologie
- Einen neu entwickelter Prozessorkern FHOENIX gilt in ein Mikrocontrollersystem einzubinden. Das Mikrocontrollersystem ist als Haward Architektur ausgelegt. Alle verfügbare Peripheriemodule aus bestehenden Entwürfen sind an das neue Buskonzept anzupassen und durch Emulation zu verifizieren.
Document Type: | Conference Proceeding |
---|---|
Conference Type: | Konferenzartikel |
Zitierlink: | https://opus.hs-offenburg.de/678 | Bibliografische Angaben |
Title (German): | Verifikation eines Mikrokontrollersystems durch Emulation auf FPGA und darauf folgende Synthese und Routing in einer 0,35 µm Technologie |
Conference: | 32. Workshop der Multiprojekt-Chip-Gruppe Baden-Württemberg, Albstadt-Sigmaringen, Juli 2004 |
Author: | Daniel BauGND, Dirk JansenStaff MemberGND |
Year of Publication: | 2004 |
Creating Corporation: | Hochschule Ulm |
Place of publication: | Ulm |
First Page: | 15 |
Last Page: | 19 |
Parent Title (German): | Tagungsband zum Workshop der Multiprojekt Chip-Gruppe Baden-Württemberg |
Volume: | 32 |
ISSN: | 1862-7102 |
URL: | https://nbn-resolving.org/urn:nbn:de:bsz:ofb1-opus4-60026 |
Language: | German | Inhaltliche Informationen |
Institutes: | Fakultät Elektrotechnik und Informationstechnik (E+I) (bis 03/2019) |
Institutes: | Bibliografie |
Journals: | Tagungsband zum Workshop der Multiprojekt Chip-Gruppe Baden-Württemberg | Formale Angaben |
Open Access: | Open Access |
Bronze | |
Licence (German): | Urheberrechtlich geschützt |
Opac ID: | Link zum Online-Katalog |
SWB-ID: | 1184574057 |