SIRIUS, Der Prozessorkern des ASIC-Design-Centers Offenburg
- ASIC-Bausteine enthalten heute für die Umsetzung von programmierbaren Funktionen sogenannte Prozessorkerne, die in einer Entwurfssprache wie VHDL oder Verilog beschrieben und mit Synthesetools auf eine gewünschte Zieltechnologie abgebildet werden können. An der Hochschule Offenburg wurde in den letzten Jahren der Prozessorkern SIRIUS entworfen [1] und inzwischen so weit ausgereift, dass er inASIC-Bausteine enthalten heute für die Umsetzung von programmierbaren Funktionen sogenannte Prozessorkerne, die in einer Entwurfssprache wie VHDL oder Verilog beschrieben und mit Synthesetools auf eine gewünschte Zieltechnologie abgebildet werden können. An der Hochschule Offenburg wurde in den letzten Jahren der Prozessorkern SIRIUS entworfen [1] und inzwischen so weit ausgereift, dass er in unterschiedlichen Projekten erfolgreich implementiert werden kann. In der Zieltechnologie AMI 0,35 ist er z.B. in dem ePillen-Chip enthalten. Als Softcore kann er auch mit gleicher Funktionalität in einem FPGA implementiert werden.…
Document Type: | Contribution to a Periodical |
---|---|
Zitierlink: | https://opus.hs-offenburg.de/6 | Bibliografische Angaben |
Title (German): | SIRIUS, Der Prozessorkern des ASIC-Design-Centers Offenburg |
Author: | Dirk JansenStaff MemberGND, Daniel BauGND, Marc DurrenbergerGND, Florian ZowislokGND, Andreas KrekerGND |
Date of Publication (online): | 2010/11/15 |
First Page: | 29 |
Volume: | 2009 |
Issue: | 30 |
URN: | https://urn:nbn:de:bsz:ofb1-opus-74 |
Language: | German | Inhaltliche Informationen |
Institutes: | Fakultät Elektrotechnik und Informationstechnik (E+I) (bis 03/2019) |
Journals: | Beiträge aus Forschung & Technik |
DDC classes: | 600 Technik, Medizin, angewandte Wissenschaften / 600 Technik |
GND Keyword: | Prozessor |
Tag: | ASIC-Design: Prozessorkern | Formale Angaben |
Open Access: | Open Access |
Licence (German): | Veröffentlichungsvertrag für Publikationen mit Print on Demand |