Implementierung von Softcore-Prozessoren und/oder weiteren IPs (Intellectual Property) in FPGAs
- Die zunehmende Integration von kompletten Systemen auf einem Chip (System-on-Chip, SoC) erfordert auch immer die Integration einer Recheneinheit bzw. eines Prozessorkerns. Möchte man insbesondere Low-Power-SoC-Systeme entwickeln, z.B. drahtlose Sensor-SoC-Systeme für Anwendungen im Rahmen von Industrie 4.0, ist die Implementierung eines solchen Prozessorkerns mit hohen Herausforderungen verbunden.Die zunehmende Integration von kompletten Systemen auf einem Chip (System-on-Chip, SoC) erfordert auch immer die Integration einer Recheneinheit bzw. eines Prozessorkerns. Möchte man insbesondere Low-Power-SoC-Systeme entwickeln, z.B. drahtlose Sensor-SoC-Systeme für Anwendungen im Rahmen von Industrie 4.0, ist die Implementierung eines solchen Prozessorkerns mit hohen Herausforderungen verbunden. Prinzipiell können hierfür verschiedene Ansätze verfolgt werden, nämlich die Implementierung einer Hardcore Prozessor-IP (IP = Intellectual Property) oder einer Softcore-Prozessor-IP. Im vorliegenden Beitrag wird zunächst auf den derzeitigen Stand der Technik verfügbarer Hardcore- oder Softcore-Prozessoren unter den Randbedingungen der Low-Power-Anforderungen und der weiten Verbreitung des Cores in industriellen Anwendungen eingegangen. Schließlich werden die Ergebnisse der Implementierung und Evaluierung eines derzeit frei verfügbaren 16-bit MSP430-kompatiblen Softcore Prozessors auf einem Altera-Cyclon-FPGA vorgestellt. Aus den Ergebnissen wird ein entsprechendes Fazit für die Implementierung von Low-Power-SoC-Systeme gegeben.…
Document Type: | Conference Proceeding |
---|---|
Conference Type: | Konferenzartikel |
Zitierlink: | https://opus.hs-offenburg.de/3296 | Bibliografische Angaben |
Title (German): | Implementierung von Softcore-Prozessoren und/oder weiteren IPs (Intellectual Property) in FPGAs |
Conference: | 58. Workshop der Multiprojekt-Chip-Gruppe Baden-Württemberg, Juli 2017, Reutlingen |
Author: | Artur Werner, Patrick Moser, Elke MackensenStaff MemberGND |
Year of Publication: | 2018 |
Creating Corporation: | Hochschule Ulm |
Place of publication: | Ulm |
First Page: | 19 |
Last Page: | 26 |
Parent Title (German): | Tagungsband zum Workshop der Multiprojekt-Chip-Gruppe Baden-Württemberg |
Editor: | Lothar Schmidt |
Volume: | 58 |
ISSN: | 1868-9221 |
URL: | https://nbn-resolving.org/urn:nbn:de:bsz:ofb1-opus4-60413 |
Language: | German | Inhaltliche Informationen |
Institutes: | Fakultät Elektrotechnik und Informationstechnik (E+I) (bis 03/2019) |
Institutes: | Bibliografie |
Journals: | Tagungsband zum Workshop der Multiprojekt Chip-Gruppe Baden-Württemberg |
Tag: | CRC; FPGA; Intellectual Properties; Low-Power-SoC-Systeme; Soft- und Hardcore-Prozessoren; System-on-Chip; Wishbone | Formale Angaben |
Open Access: | Open Access |
Bronze | |
Licence (German): | Urheberrechtlich geschützt |
SWB-ID: | 1668042924 |